- Obecnie brak na stanie
Kazimierz Wiatr
| Autor: Wiatr Kazimierz ISBN: 83-204-2846-7 Format: B5, 486 str. Oprawa twarda Wydawnictwo: WNT |
| O książce |
| Opis książki W książce przedstawiono metody akceleracji obliczeń w systemach komputerowych przeznaczonych do realizacji obliczeń związanych z przetwarzaniem dużej ilości danych na przykładzie systemów wizyjnych. Metody te dotyczą budowy specjalizowanych heterogenicznych systemów obliczeniowych, ze szczególnym uwzględnieniem jednostek obliczeniowych (procesorów) i sposobów ich wzajemnych połączeń (architektury). Opisano procesory specjalizowane VLSI i moduły frame grabberów z wbudowanymi funkcjami obliczeniowymi. Ze względu na możliwości reprogramowania systemów zaprezentowano sposób implementacji specjalizowanych procesorów sprzętowych w układach programowalnych FPGA. Dalsze możliwości akceleracji obliczeń są związane ze stosowaniem architektur wieloprocesorowych procesorów ogólnego przeznaczenia i procesorów DSP (co pokazano na przykładzie modułu wieloprocesorowego procesorów DSP). Nowe możliwości w zakresie budowy platform obliczeniowych są związane z rekonfigurowalnymi układami programowalnymi. Ich zastosowanie omówiono z uwzględnieniem efektywności obliczeniowej takich rozwiązań oraz budowy uniwersalnych platform CCM. Najnowsze opracowania układów programowalnych serii VirtexPro umożliwiają pełną integrację w jednym układzie wieloprocesorowej architektury heterogenicznej, zapewniają bowiem oprócz zasobów logiki programowalnej, także jednostki procesorów ogólnego przeznaczenia PowerPC. Omówiono pełne wykorzystanie tych możliwości, związane z projektowaniem systemów metodą Hardware/Software CoDesin. Książka jest przeznaczona dla inżynierów, doktorantów i studentów kierunków studiów: informatyka, automatyka i robotyka oraz elektronika, a także dla wszystkich zainteresowanych szeroko rozumianą dziedziną przetwarzania sygnałów. Spis treści Przedmowa i podziękowania Wykaz ważniejszych skrótów, oznaczeń i symboli 1. Wstęp 2. Akceleracja obliczeń przetwarzania obrazów w czasie rzeczywistym 3. Realizacja operacji bezkontekstowych wstępnego przetwarzania obrazów 4. Realizacja kontekstowych filtracji obrazów 5. Moduły akwizycji i wstępnego przetwarzania obrazów 6. Dedykowana architektura do przetwarzania danych obrazowych 7. Specjalizowane procesy sprzętowe implementowane w układach FPGA 8. Parametryzacja szybkości pracy procesów i użytych zasobów układu FPGA 9. Optymalizacja implementacji w układach FPGA struktur obliczeniowych 10. Sprzętowa akceleracja obliczeń wyższych poziomów przetwarzania obrazów 11. Zastosowanie struktur wieloprocesowych w obliczeniach średniego i wysokiego poziomu przetwarzania obrazów 12. Systemy dynamicznie rekonfigurowalne implementowane w układach FPGA 13. Dedykowane użytkownikowi architektury obliczeniowe CCM 14. Projektowanie systemów wizyjnych metodą Hardware/Software CoDesign Literatura Skorowidz rzeczowy |
Brak towaru
Magnes trwały neodymowy walcowy o średnicy 8 mm i wysokości 1,5 mm.
Brak towaru
Brak towaru
Brak towaru
Zestaw NVIDIA z układem CPU NVIDIA Carmel ARMv8.2 oraz układem graficznym NVIDIA Volta. Posiada pamięć RAM DDR4 8GB, interfejs Ethernet, DisplayPort, HDMI oraz złącza kamery MIPI-CSI. 945-83518-0005-000
Brak towaru
8-CYFROWY WYŚWIETLACZ LED Z INTERFEJSEM SPI. PŁYTKA DRUKOWANA - PŁYTKA DRUKOWANA
Brak towaru
Komputer z procesorem Samsung S3C2440 (rdzeń ARM9) z wyświetlaczem 3,5\' i touchpanelem
Brak towaru
Brak towaru
Brak towaru
Brak towaru
Brak towaru
Wersja druga odbiornika sygnału synchronizacji zegarów, nadawanego z modulacją AM (DCF77). Wbudowany układ MAS6180 pozwala na odbieranie ramek sygnału synchronizacji z wzorca czasu, wykorzystującego częstotliwość nośną 77,5 kHz. Dzięki temu modułowi, możliwe jest stworzenie zegara o automatycznej synchronizacji daty i godziny. Moduł ma dolutowaną antenę ferrytową. modDCF77 v2
Brak towaru
Brak towaru
Pololu Step-Up/Step-Down Voltage Regulator S8V3A
Brak towaru
Brak towaru
Brak towaru
Kazimierz Wiatr