

Overview
The Terasic DVI-HSMC is a DVI transmitter/receiver board with a High Speed Mezzanine Connector (HSMC) interface. It is designed to allow developers to access high quality and high resolution video signals that support UXGA Resolution (Pixel Rates up to 165 MHz). It gives the flexibility required in high resolution image processing systems by combining both the DVI transmitter and receiver onto the same card. Lastly, the DVI-HSMC daughter board can be connected to any HSMC/HSTC interface host boards.
Specification
DVI-HSMC Card
Connect ADA-HSMC with DE3
Note. An adapter (SFF or HFF) is required to connect ADA-HSMC with DE3. It is bundled in DE3 kit.
Resources
Title | Version | Size(KB) | Date Added | Download |
---|---|---|---|---|
HSMC-DVI User Guide | - | 1195 | 2010-03-15 |
![]() |
Reference Designs
Transmission-Only Demo
(Full source code included)
The Transmission demonstration is able to generate various video format signals to the transmit port of the DVI Daughter Board from the associated host boards. (DE3, Cyclone III Starter Board, Cyclone III Development Board, and Stratix III Development Board). The various video signals will display test patterns on the LCD screen.
The supported video formats are listed below:
640x480@P60> 720x480@P60 1024x768@P60 1280x1024@P60 1920x1080@P60 1600x1200@P60Transmission Demo Hardware Setup
Loopback Demo
(Full source code included)
The Loopback demonstration displays the groundwork of a connection established between the DVI source device to the transmitter output of the DVI daughter board. The loopback (Internal bypass) forms the DVI video signals within the FPGA board, as video output pins of the receiver are directly connected to the input video pins of the transmitter. The supported FPGA board for the Loopback demonstration includes (DE3, Cyclone III Starter Board, Cyclone III Development Board, Stratix III Development Board).
Loopback Demo Hardware Setup
System Block diagram of the DVI demonstration
Kit Contents
The package of the DVI-HSMC board includes
The CD contains technical documents of the DVI-HSMC daughter board, and reference designs for the following main boards: the DE3, Cyclone III & Stratix III development board and the Cyclone III Starter board with full source code.
Producent BTC Korporacja sp. z o. o. Lwowska 5 05-120 Legionowo Polska sprzedaz@kamami.pl 22 767 36 20
Osoba odpowiedzialna BTC Korporacja sp. z o. o. Lwowska 5 05-120 Legionowo Polska sprzedaz@kamami.pl 22 767 36 20
Brak towaru
Brak towaru
Brak towaru
Zestaw startowy DE10-Nano Kit z układem System-on-Chip z rodziny Cyclone V SoC, w którym zintegrowano m.in. dwurdzeniowy procesor ARM Cortex-A9 oraz dużą matrycę FPGA. Zestaw wyposażono w programator-konfigurator-debugger JTAG. Terasic P0496
Brak towaru
VEEK-MT2S to płytka deweloperska oparta na układzie Cyclone V SX SoC Cyclone V SX SoC—5CSXFC6D6F31C6N. W zestawie, oprócz płytki z układem programowalnym FPGA, znajdują się również 7-calowy wyświetlacz TFT dotykowy o rozdzielczości 800 x 480 pikseli, kamera o rozdzielczości 8 Megapikseli (3264 x 2448 pikseli), czujnik światła czujnik IMU 9DOF (akcelerometr, żyroskop, magnetometr). Terasic K0161
Brak towaru
Zestaw startowy DE10-Standard z układem System-on-Chip z rodziny Cyclone V SoC, w którym zintegrowano m.in. dwurdzeniowy procesor ARM Cortex-A9 oraz dużą matrycę FPGA. Zestaw wyposażono w programator-konfigurator-debugger JTAG. P0493
Brak towaru
Zintegrowany komputer jednopłytkowy z rdzeniem Cyclone V SoC. SoC SoM zawiera pamięć DDR3, pamięć Flash, system zarządzania energią, wspólne kontrolery interfejsów i oprogramowanie do obsługi płyt (BSP). Terasic P0581
Brak towaru
Brak towaru
Terasic DE10-Lite Board to niskobudżetowa płytka deweloperska z układem FPGA Altera MAX 10. Płyta zawiera szereg komponentów umożliwiających naukę oraz tworzenie prototypów projektów opartych o układy FPGA
Brak towaru
Brak towaru
Zestaw ewaluacyjny Terasic DE0 Board dla układów FPGA Cyclone III firmy Altera. Wyposażono go we wszystkie podstawowe peryferia umożliwiające prowadzenie prac badawczych i ewaluacyjnych z układami FPGA, w tym programator-konfigurator JTAG.
Brak towaru
Moduł akceleratora obliczeń oparty na układzie FPGA Intel® Agilex™. Ma gniazdo PCI Express Gen 4.0 x16, dwa złącza 200G QSFP-DD i oferuje 32 GB DDR4. Terasic DE10-Agilex (P0701)
Brak towaru
Cyclone V E FPGA Video Development System
Brak towaru