21 487,65 zł Netto
TerasIC TR4-230 (P0107) oferuje platformę rozwojową opartą na FPGA Stratix IV GX z szerokim zakresem interfejsów oraz wsparciem dla projektów PCI Express i szybkiej pamięci DDR3. Rozwiązanie przeznaczone do budowy systemów komunikacyjnych, prototypowania ASIC oraz aplikacji o wysokim zapotrzebowaniu na zasoby logiczne.
Zestaw rozwojowy TR4-230 oferuje zaawansowaną platformę sprzętową przeznaczoną do projektowania systemów cyfrowych wymagających dużej przepustowości, wysokiej wydajności logicznej oraz rozbudowanych interfejsów pamięci. Układ FPGA Stratix IV GX EP4SGX230 dostarcza 228 000 elementów logicznych, 1 288 bloków mnożników 18x18 oraz 17 133 Kbit pamięci wewnętrznej, wspierając projektowanie aplikacji intensywnie wykorzystujących zasoby FPGA.
Płytka wyposażona została w gniazdo SO-DIMM DDR3 z obsługą do 4 GB pamięci przy maksymalnym taktowaniu 533 MHz, co przekłada się na teoretyczną przepustowość do 68 Gb/s. Na pokładzie znajdują się również pamięć Flash 64 MB i pamięć SSRAM 2 MB. Układ MAX II CPLD EPM2210 odpowiada za konfigurację FPGA, a wbudowany programator USB Blaster umożliwia bezpośrednią współpracę z oprogramowaniem Quartus II.
Rozszerzalność systemu zapewniają sześć złączy HSMC, dwa złącza PCIe x4 oraz dwa 40-pinowe złącza rozszerzeń. Obsługa transceiverów do 8,5 Gb/s oraz 52 kanałów LVDS umożliwia tworzenie zaawansowanych systemów komunikacyjnych i wielopłytowych układów FPGA. Całość zasilana jest napięciem 19 V DC, a zastosowane złącza SMA pozwalają na podłączenie zewnętrznych źródeł zegarowych oraz testowanie sygnałów różnicowych.
Producent BTC Korporacja sp. z o. o. Lwowska 5 05-120 Legionowo Polska sprzedaz@kamami.pl 22 767 36 20
Osoba odpowiedzialna BTC Korporacja sp. z o. o. Lwowska 5 05-120 Legionowo Polska sprzedaz@kamami.pl 22 767 36 20
Terasic ADC-SoC to płyta rozwojowa z układem programowalnym FPGA oraz dwukanałowym szybkim przetwornikiem ADC. Płyta bazuje na module Terasic DE0-Nano-SoC. Wbudowany przetwornik ADC wykorzystuje SMA jako interfejs wejściowy, posiada dwa kanały, oferuje rozdzielczość 14-bitową, i szybkość próbkowania do 150 MSPS Megasamples per Second). Terasic (P0435)
Brak towaru
Zestaw startowy DE10-Nano Kit z układem System-on-Chip z rodziny Cyclone V SoC, w którym zintegrowano m.in. dwurdzeniowy procesor ARM Cortex-A9 oraz dużą matrycę FPGA. Zestaw wyposażono w programator-konfigurator-debugger JTAG. Terasic P0496
Zestaw Terasic VEEK-MT2 zapewnia kompletną platformę sprzętowo-programową do projektowania systemów wbudowanych i multimedialnych z wykorzystaniem układów FPGA. Umożliwia tworzenie i testowanie aplikacji interaktywnych, sterujących oraz pomiarowych dzięki rozbudowanej bazie interfejsów, pamięci i czujników.
Brak towaru
Brak towaru
Moduł TerasIC HDMI_TX P0084 umożliwia realizację transmisji HDMI z wykorzystaniem interfejsu HSMC w projektach FPGA. Zgodność z najnowszymi standardami HDMI i dostarczony kod źródłowy przyspieszają rozwój oraz testowanie aplikacji wizyjnych i multimedialnych w systemach opartych na układach FPGA.
Brak towaru
Platforma rozwojowa oparta na układzie Intel MAX 10 FPGA. Układ dostarcza użytkownikowi 50 000 elementów logicznych oraz 1638 kbit pamięci M9K i 5888 kbit Flash. Płytka zawiera elementy takie jak wbudowany USB-Blaster II, QSPI Flash, złącze ADC, WS2812B RGB LED i złącze 2x6 TMD. TerasIC T-Core P0633
Brak towaru
Terasic Spider to sześcionożny robot kroczący z 18 serwomechanizmami sterowanymi przez płytkę Altera DE0-Nano-SoC łączącą układ FPGA oraz procesor ARM Cortex-A9. Zestaw zawiera złożonego robota oraz liczne akcesoria. P0425
Terasic DE10-Lite Board to niskobudżetowa płytka deweloperska z układem FPGA Altera MAX 10. Płyta zawiera szereg komponentów umożliwiających naukę oraz tworzenie prototypów projektów opartych o układy FPGA
Zintegrowany komputer jednopłytkowy z rdzeniem Cyclone V SoC. SoC SoM zawiera pamięć DDR3, pamięć Flash, system zarządzania energią, wspólne kontrolery interfejsów i oprogramowanie do obsługi płyt (BSP). Terasic P0581
Brak towaru
Płytka rozwojowa Terasic DE25-Nano z układem FPGA Agilex™ 5 i systemem HPS ARM Cortex-A76/A55 stanowi nowoczesną platformę dla aplikacji AI, przetwarzania wizyjnego i systemów wbudowanych. Bogaty zestaw interfejsów oraz pamięci, aktywne chłodzenie i kompaktowe wymiary pozwalają na wykorzystanie zarówno w prototypowaniu, jak i docelowych rozwiązaniach przemysłowych.
Brak towaru
TerasIC XSFP/SFP+HSMC (P0092) umożliwia budowę systemów Ethernet 10G opartych na interfejsie XAUI z dwoma kanałami SFP+ i zegarem referencyjnym 156,25 MHz. Moduł przeznaczony do integracji z płytami FPGA posiadającymi złącze HSMC, m.in. Stratix IV GX i DE4, znajduje zastosowanie w projektach sieciowych, transmisji danych oraz testach interfejsów wysokiej przepustowości.
Brak towaru
Moduł TerasIC HDMI v1.4 (P0087) umożliwia implementację pełnego toru nadawczo-odbiorczego HDMI w systemach FPGA. Dzięki obsłudze rozdzielczości Full HD, zgodności z HDMI 1.4a oraz dołączonym projektom referencyjnym, stanowi uniwersalne rozwiązanie do testowania, nauki i wdrażania transmisji wideo w aplikacjach embedded i multimedialnych.
Brak towaru
Zestaw startowy VEEK-MT2-C5SoC z układem System-on-Chip z rodziny Cyclone V SX SoC. W zestawie 7-calowy wyświetlacz, 8 megapikselową kamerę z autofocusem, czujnik światła, żyroskop, magnetometr oraz 3 osiowy akcelerometr. Terasic K0160
Brak towaru
TerasIC TR4-530 (P0109) to zestaw rozwojowy FPGA z układem Stratix IV GX, oferujący wysoką wydajność logiczną, obsługę szybkiej pamięci DDR3 oraz szerokie możliwości rozbudowy przez złącza HSMC i PCIe. Platforma przeznaczona do prototypowania systemów cyfrowych, aplikacji PCI Express i przetwarzania danych w czasie rzeczywistym.
Brak towaru
Sterownik serwomechanizmów do zestawów FPGA TerasIC serii DE umożliwia sterowanie maksymalnie 24 serwomechanizmami. Dostarcza napięcie 6 V do zasilania serwomechanizmów. W zestawie serwomechanizm MG966R i taśma do połączenia z zestawem FPGA. P0288
TerasIC TR4-230 (P0107) oferuje platformę rozwojową opartą na FPGA Stratix IV GX z szerokim zakresem interfejsów oraz wsparciem dla projektów PCI Express i szybkiej pamięci DDR3. Rozwiązanie przeznaczone do budowy systemów komunikacyjnych, prototypowania ASIC oraz aplikacji o wysokim zapotrzebowaniu na zasoby logiczne.