Zestaw ewaluacyjny z układem FPGA z rodziny Cyclone III firmy Altera - Terasic DE0 --EDU
search
  • Zestaw ewaluacyjny z układem FPGA z rodziny Cyclone III firmy Altera - Terasic DE0 --EDU
ID: 177302
859,31 zł
Brutto

698,63 zł Netto

[CENA EDUKACYJNA] Zestaw ewaluacyjny Terasic DE0 Board dla układów FPGA Cyclone III firmy Altera. Wyposażono go we wszystkie podstawowe peryferia umożliwiające prowadzenie prac badawczych i ewaluacyjnych z układami FPGA, w tym programator-konfigurator JTAG. Obniżona cena (w stosunku do klasycznej wersji Terasic DE0) dotyczy wyłącznie szkół, uczelni, wykładowców, uczniów i studentów.

24h
Dostępny
Dostępna ilość: 1
 

Wysyłka od 50 zł gratis

darmowa wysyłka paczkomatem na terenie Polski dla wszystkich zamówień powyżej 50 PLN

 

Wysyłka tego samego dnia

Jeśli Twoja wpłata zostanie zaksięgowana na naszym koncie do godz. 11:00

 

14 dni na zwrot

Każdy konsument może zwrócić zakupiony towar w ciągu 14 dni bez zbędnych pytań

oferta-akademicka-NEW4.jpg


Oferta przeznaczona wyłącznie dla odbiorców akademickich (studentów i wykładowców wyższych uczelni)!

Składając zamówienie należy podać:

  • imię i nazwisko użytkownika
  • stanowisko
  • adres e-mail użytkownika (adres e-mail musi być z domeny uczelni)
  • pełną nazwę uczelni
  • nazwę wydziału/instytutu/zakładu dydaktycznego
  • adres uczelni
  • stronę internetową uczelni
  • telefon
  • zastosowanie produktu

W uzasadnionych przypadkach zastrzegamy sobie prawo do odmowy zrealizowania zamówienia z oferty akademickiej.
Wszelkie zapytania można kierować na adres: sprzedaz@kamami.pl.



Overview

The DE0 Development and Education board is designed in a compact size with all the essential tools for novice users to gain knowledge in areas of digital logic, computer organization and FPGAs. It is equipped with Altera Cyclone III 3C16 FPGA device, which offers 15,408 LEs. The board provides 346 user I/O pins, and is loaded with a rich set of features that makes it suitable to be used for advanced university and college courses, as well as the development of sophisticated digital systems. The DE0 combines the Altera low-power, low-cost, and high performance Cyclone III FPGA to control the various features of the DE0 Board. The DE0 Development Board includes software, reference designs, and accessories required to ensure the user simple access in evaluating their DE0 Board.

Specification

  • FPGA
    • Cyclone III 3C16 FPGA
      • 15,408 LEs
      • 56 M9K Embedded Memory Blocks
      • 504K total RAM bits
      • 56 embedded multipliers
      • 4 PLLs
      • 346 user I/O pins
      • FineLine BGA 484-pin package
  • Memory
    • SDRAM
      • One 8-Mbyte Single Data Rate Synchronous Dynamic RAM memory chip
    • Flash memory
      • 4-Mbyte NOR Flash memory
      • Support Byte (8-bits)/Word (16-bits) mode
    • SD card socket
      • Provides both SPI and SD 1-bit mode SD Card access
  • Interface
    • Built-in USB Blaster circuit
      • On-board USB Blaster for programming
      • Using the Altera EPM240 CPLD
    • Altera Serial Configuration device
      • Altera EPCS4 serial EEPROM chip
    • Pushbutton switches
      • 3 pushbutton switches
    • Slide switches
      • 10 Slide switches
    • General User Interfaces
      • 10 Green color LEDs
      • 4 seven-segment displays
      • 16x2 LCD Interface (Not include LCD module)
    • Clock inputs
      • 50-MHz oscillator
    • VGA output
      • Uses a 4-bit resistor-network DAC
      • With 15-pin high-density D-sub connector
      • Supports up to 1280x1024 at 60-Hz refresh rate
    • Serial ports
      • One RS-232 port (Without DB-9 serial connector)
      • One PS/2 port (Can be used through a PS/2 Y Cable to allow you to connect a keyboard and mouse to one port)
    • Two 40-pin expansion headers
      • 72 Cyclone III I/O pins, as well as 8 power and ground lines, are brought out to two 40-pin expansion connectors
      • 40-pin header is designed to accept a standard 40-pin ribbon cable used for IDE hard drives 

Layout

  • Size: 99.7 X 128.02 mm

Resources

DE0 Debounce Project contains a new DE0 top Quartus project with debounce IP, as well as a DE0 debounce
demonstration. For more information on the project and demo, please read the "readme.txt" file included.

 

Documents

Title Version Size(KB) Date Added Download
DE0 Debounce Project - 97 2010-07-30
DE0 User Manual - 2410 2009-11-06

DE0 Reference Designs

  • SD Card reader
  • VGA Color Pattern

DE0 Control Panel

  • DE0 Control Panel allows users to access various components on the board from a host computer.


Kit Contents

The DE0 package includes:

  • The DE0 board
  • USB Cable for FPGA programming and control
  • DE0 System CD containing :
    • Altera's Quartus® II Subscription & Web Edition and the Nios® II Embedded Design Suit Evaluation Edition software
    • The DE0 documentation and supporting materials, including the User Manual, the Control Panel utility, reference designs and demonstrations, and device datasheets.
  • Clear plastic cover for the board
  • 7.5 DC wall-mount power supply


Code: P0037

177302

Powiązane produkty

Produkty z tej samej kategorii (16)