370,00 zł Netto
Sterownik serwomechanizmów do zestawów FPGA TerasIC serii DE umożliwia sterowanie maksymalnie 24 serwomechanizmami. Dostarcza napięcie 6 V do zasilania serwomechanizmów. W zestawie serwomechanizm MG966R i taśma do połączenia z zestawem FPGA. P0288
Opis
Zestaw umożliwia sterowanie maksymalnie 24 serwomechanizmami. Można go wykorzystać do sterowania robotami z wieloma złączami, takimi jak robot sześcionożny (hexapod), robot humanoidalny (biped) czy ramieniem robota. Płytka sterownika serwomechanizmów może być podłączona do jednego z zestawów FPGA TerasIC serii DE (np. DE10-Lite, DE0-CV, DE0-Nano-SoC) przez złącze 2x20 z wyprowadzonymi liniami GPIO. Sterownik serwomechanizmów odpowiada za konwersję przebiegów 3,3 V PWM generowanych przez zestaw FPGA do przebiegów 5.0 V PWM, które mogą sterować kątem obrotu serwomechanizmów. Płytka dostarcza również napięcie 6 V do zasilania serwomechanizmów. Do zestawu dołączony jest serwomechanizm MG966R oraz taśma 2x20 do połączenia z zestawem FPGA.
Właściwości
W zestawie
Producent BTC Korporacja sp. z o. o. Lwowska 5 05-120 Legionowo Polska sprzedaz@kamami.pl 22 767 36 20
Osoba odpowiedzialna BTC Korporacja sp. z o. o. Lwowska 5 05-120 Legionowo Polska sprzedaz@kamami.pl 22 767 36 20
Zestaw startowy/ewaluacyjny Terasic DE0-Nano Board dla układów FPGA Cyclone IV firmy Altera. Jest to jeden z najmniejszych i najprostszych i jednocześnie dobrze wyposażonych zestawów startowych dla układów FPGA, jego standardowym wyposażeniem jest programator-konfigurator JTAG.
Brak towaru
TerasIC TR4-230 (P0107) oferuje platformę rozwojową opartą na FPGA Stratix IV GX z szerokim zakresem interfejsów oraz wsparciem dla projektów PCI Express i szybkiej pamięci DDR3. Rozwiązanie przeznaczone do budowy systemów komunikacyjnych, prototypowania ASIC oraz aplikacji o wysokim zapotrzebowaniu na zasoby logiczne.
Brak towaru
Moduł pamięci SODIMM firmy TerasIC o pojemności 18MB i częstotliwości pracy 550MHz. Moduł przeznaczony jest do pracy z układami FPGA Intel Stratix 10 w zestawach ewaluacyjnych takich jak TerasIC DE10-Pro-GX-280-4G oraz TerasIC DE10-Pro-GX-280-8G. TerasIC S0534
Brak towaru
Zestaw startowy DE10-Nano Kit z układem System-on-Chip z rodziny Cyclone V SoC, w którym zintegrowano m.in. dwurdzeniowy procesor ARM Cortex-A9 oraz dużą matrycę FPGA. Zestaw wyposażono w programator-konfigurator-debugger JTAG. Terasic P0496
Zestaw startowy DE10-Nano Kit z układem System-on-Chip z rodziny Cyclone V SoC, w którym zintegrowano m.in. dwurdzeniowy procesor ARM Cortex-A9 oraz dużą matrycę FPGA. Zestaw wyposażono w programator-konfigurator-debugger JTAG. Terasic P0496
Terasic HDMI-FMC to karta rozszerzająca układy ewaluacyjny o możliwość wyświetlania oraz odbierania obrazu wideo przy pomocy złącz HDMI. Pozwalają wyświetlać obraz w rozdzielczości 4K@30FPS. Wspiera HDMI 1.4a. Terasic P0431
Kompaktowy zestaw FPGA z układem Intel Arria 10 GX wyposażony w 8 GB pamięci DDR4-2133 oraz złącze komunikacyjne Thunderbolt 3. Może być zastosowany bezpośrednio na laptopach lub innych urządzeniach przenośnych. Terasic FLIK P0642
Brak towaru
Platforma rozwojowa oparta na układzie Intel MAX 10 FPGA. Układ dostarcza użytkownikowi 50 000 elementów logicznych oraz 1638 kbit pamięci M9K i 5888 kbit Flash. Płytka zawiera elementy takie jak wbudowany USB-Blaster II, QSPI Flash, złącze ADC, WS2812B RGB LED i złącze 2x6 TMD. TerasIC T-Core P0633
Brak towaru
Moduł XTS-FMC jest rozszerzeniem dla układów FPGA pozwalającym na dostęp do kanałów/interfejsów komunikacyjnych poprzez złącze SMA. TerasIC P0401
Brak towaru
Wyświetlacz LCD alfanumeryczny 2x16 bez podświetlenia przeznaczony do zestawów firmy TerasIC (DE0, DE1, DE2 , DE2 -115). P0075
Terasic Spider to sześcionożny robot kroczący z 18 serwomechanizmami sterowanymi przez płytkę Altera DE0-Nano-SoC łączącą układ FPGA oraz procesor ARM Cortex-A9. Zestaw zawiera złożonego robota oraz liczne akcesoria. P0425
[CENA EDUKACYJNA] Zestaw startowy FPGA wyposażony w Cyclone V GT z 301K LE i obsługuje PCIe Gen 2x4. Płytka posiada 1 GB pamięci DDR3, 64 MB pamięci SDRAM, interfejs UART-USB oraz rozszerzenia, takie jak GPIO i Arduino. Terasic P0559
Brak towaru
Terasic DE1-SoC-MTL2 to rozbudowana i sprawdzona platforma dla inżynierów, studentów i zespołów R&D, którzy potrzebują wydajnego SoC FPGA z dotykowym interfejsem graficznym. Idealna do projektów, w których liczy się połączenie elastyczności FPGA z wygodą systemu Linux i nowoczesnym HMI.
TerasIC SATA/SAS HSMC to specjalistyczna karta rozszerzeń umożliwiająca implementację i testowanie interfejsów pamięci masowych w systemach FPGA. Dzięki obsłudze protokołów SATA i SAS oraz kompatybilności z zaawansowanymi układami FPGA, stanowi narzędzie do tworzenia aplikacji przechowywania danych, testowania zgodności i rozwoju systemów typu SoC.
Brak towaru
Platforma rozwojowa oparta na układzie Intel MAX 10 FPGA. Układ dostarcza użytkownikowi 50 000 elementów logicznych oraz 1638 kbit pamięci M9K i 5888 kbit Flash. Płytka zawiera elementy takie jak wbudowany USB-Blaster II, QSPI Flash, złącze ADC, WS2812B RGB LED i złącze 2x6 TMD. Wersja edukacyjna. TerasIC T-Core P0633
TerasIC ADA-HSMC to wydajna karta konwersji AD/DA dla systemów FPGA, oferująca wysoką precyzję i elastyczność w aplikacjach DSP oraz komunikacyjnych. Dzięki wsparciu interfejsów HSMC i GPIO zapewnia szeroką kompatybilność z płytami rozwojowymi Terasic i Altera, umożliwiając szybki rozwój systemów przetwarzania sygnałów.
Brak towaru
Zestaw startowy VEEK-MT2-C5SoC z układem System-on-Chip z rodziny Cyclone V SX SoC. W zestawie 7-calowy wyświetlacz, 8 megapikselową kamerę z autofocusem, czujnik światła, żyroskop, magnetometr oraz 3 osiowy akcelerometr. Terasic K0160
Brak towaru
Sterownik serwomechanizmów do zestawów FPGA TerasIC serii DE umożliwia sterowanie maksymalnie 24 serwomechanizmami. Dostarcza napięcie 6 V do zasilania serwomechanizmów. W zestawie serwomechanizm MG966R i taśma do połączenia z zestawem FPGA. P0288