Kategorie

Kamami.pl - oficjalny dystrybutor Raspberry Pi

Nowe produkty



Terasic DE10-Standard (P0493) - EDU

Zestaw startowy DE10-Standard z układem System-on-Chip z rodziny Cyclone V SoC, w którym zintegrowano m.in. dwurdzeniowy procesor ARM Cortex-A9 oraz dużą matrycę FPGA. Zestaw wyposażono w programator-konfigurator-debugger JTAG. P0493

Więcej szczegółów

ID: 564387

1 294,08 zł brutto (23% VAT)
1 052,09 zł netto

Dodaj do listy życzeń

Więcej informacji


Oferta przeznaczona wyłącznie dla odbiorców akademickich (studentów i wykładowców wyższych uczelni)!

Składając zamówienie należy podać:

  • imię i nazwisko użytkownika
  • stanowisko
  • adres e-mail użytkownika (adres e-mail musi być z domeny uczelni)
  • pełną nazwę uczelni
  • nazwę wydziału/instytutu/zakładu dydaktycznego
  • adres uczelni
  • stronę internetową uczelni
  • telefon
  • Uwaga! W przypadku, gdy użytkownikiem jest student, dodatkowo konieczne jest przesłanie skanu legitymacji.

W uzasadnionych przypadkach zastrzegamy sobie prawo do odmowy zrealizowania zamówienia z oferty akademickiej.
Wszelkie zapytania można kierować na adres: sprzedaz@kamami.pl.

Opis

Terasic DE10-Standard to płytka deweloperska oparta na układzie Cyclone® V SE5CSXFC6D6F31C6N Zawiera ona układ programowalny FPGA, który ma 110 tyś elementów logicznych, oraz procesor oparty na architekturze ARM Cortex-A9 o częstotliwości pracy 925 MHz. Płytka dzięki wielu komponentom, jakimi są liczne diody LED, przyciski monostabilne, przełączniki suwakowe, USB-Blaster, SDRAM, akcelerometr, wyjście VGA oraz listwa wejść i wyjść cyfrowych, to idealne narzędzie do nauki programowania układów FPGA. Płytka również idealnie nada się do prototypowania projektów związanych z tą tematyką.

Zestaw DE10-Standard zawiera wiele przykładowych projektów oraz praca z nim pozwala na użycie wielu narzędzi programowych dla użytkowników. Wszystko to po to, aby łatwo rozwijać swoje aplikacje oparte właśnie na układach FPGA.

Właściwości 

  • FPGA
    • Intel Cyclone V SX SoC—5CSXFC6D6F31C6N
      • 110 tyś elementów logicznych
      • 64 MB (32Mx16) pamięci SDRAM
      • 6 FPGA PLL oraz 3 HPS PLL
    • Układ do komunikacji: EPCS128
    • Programator USB-Blaster II 
  • HPS (Hard Processor System) 
    • Dwurdzeniowy procesor ARM Cortex-A9 o częstotliwości pracy 925 MHz 
    • 512 KB pamięci L2 Cache 
    • 64 KB pamięci Scratch RAM
    • Multikontroler SDRAM wspierający DDR2,DDR3, LPDDR1 i LPDDR2
    • 8 kanałowy kontroler DMA(Direct Memory Access)
    • 1 GB (2x256Mx16) DDR3 SDRAM (Szyna 32-bitowa)
    • Złącze kart pamięci microSD
  • Peryferia:
    • 4 przyciski monostabilne (FPGA x4)
    • 10 przełączniki suwakowe (FPGA x10)
    • 11 diod LED (FPGA x10 ; HPS x1)
    • 2 przyciski do resetowania HPS
    • 6 wyświetlaczy 7-segmentowych
    • Czujnik G-sensor ( HPS x1)
    • 2 porty USB 2.0 (tryb host - do dyspozycji HPS)
    • Konwerter USB <>UART ( ze złączem microUSB B - HPS)
    • Ethernet 10/100/1000 (HPS)
    • Złącze PS/2 do podłączenia klawiatury lub myszy) 
    • Odbiornik/nadajnik IR
    • Wyświetlacz LCD 128x64 (HPS)
    • Dekoder TV ( NTSC/PAL/SECAM) ze złączem chinch 
  • Złącza:
    • 40-pinowe złącze do podłączania rozszerzeń (Napięcie logiczne: 3,3 V)
    • Złącze HSMC (Napięcie logiczne: 1,5/1,8/2,5/3,3 V)
    • 1o-pinowe złącze z wejściami sygnałów analogowych 
    • Złącze LPC ( do dyspozycji HPS)
    • Złącz VGA
  • Zasilanie: 12 V DC
  • Wymiary: 166 x 130 mm

Schemat blokowy Terasic DE10-Standard

Opis wyprowadzeń 

W zestawie 

  • Terasic DE10-Standard (1)
  • Dokumentacja (2) 
  • Przewód USB A - USB B (3)
  • Przewód USB A - mini-USB (4)
  • Zasilacz DC 12V (5)
  • Cztery silikonowe podkładki (6)

Do pobrania

Producent

Produkty powiązane