Terasic VEEK-MT2S Developmen Kit  (K0161) - zestaw startowy z wyświetlaczem LCD
search
  • Terasic VEEK-MT2S Developmen Kit  (K0161) - zestaw startowy z wyświetlaczem LCD
  • Terasic VEEK-MT2S Developmen Kit  (K0161) - zestaw startowy z wyświetlaczem LCD - widok od góry
  • Terasic VEEK-MT2S Developmen Kit  (K0161) - zestaw startowy z wyświetlaczem LCD - widok od spodu
  • Terasic VEEK-MT2S Developmen Kit  (K0161) - zestaw startowy z wyświetlaczem LCD - przykładowa aplikacja
  • Terasic VEEK-MT2S Developmen Kit  (K0161) - zestaw startowy z wyświetlaczem LCD
  • Terasic VEEK-MT2S Developmen Kit  (K0161) - zestaw startowy z wyświetlaczem LCD - w zestawie
ID: 565402
6 542,43 zł
Brutto

5 319,05 zł Netto

VEEK-MT2S to płytka deweloperska oparta na układzie Cyclone V SX SoC Cyclone V SX SoC—5CSXFC6D6F31C6N. W zestawie, oprócz płytki z układem programowalnym FPGA, znajdują się również 7-calowy wyświetlacz TFT dotykowy o rozdzielczości 800 x 480 pikseli, kamera o rozdzielczości 8 Megapikseli (3264 x 2448 pikseli), czujnik światła czujnik IMU 9DOF (akcelerometr, żyroskop, magnetometr). Terasic K0161

6 tyg.
W magazynie dostawcy
 

Wysyłka gratis

darmowa wysyłka na terenie Polski dla wszystkich zamówień powyżej 500 PLN

 

Wysyłka tego samego dnia

Jeśli Twoja wpłata zostanie zaksięgowana na naszym koncie do godz. 12:00

 

14 dni na zwrot

Każdy konsument może zwrócić zakupiony towar w ciągu 14 dni bez zbędnych pytań

Produkt dostępny na zamówienie

Opis

VEEK-MT2S to płytka deweloperska oparta na układzie Cyclone V SX SoC Cyclone V SX SoC—5CSXFC6D6F31C6N. Zawiera ona układ programowalny FPGA, który ma 110 000 elementów logicznych. W zestawie, oprócz płytki z układem programowalnym, znajdują się również 7-calowy wyświetlacz TFT dotykowy o rozdzielczości 800 x 480 pikseli (z podświetleniem LED oraz obsługą dotyku do 5 punktów), kamera o rozdzielczości 8 Megapikseli (3264 x 2448 pikseli), czujnik światła czujnik IMU 9DOF (akcelerometr, żyroskop, magnetometr). Dodatkowo do dyspozycja użytkownika są porty USB 2.0 HOST, złącze PS/2, przyciski monostabilne, przełączniki suwakowe, diody LED czy wyświetlacze 7-segmentowe.

Właściwości 

  • FPGA 
    • Cyclone V SX SoC—5CSXFC6D6F31C6N
    • 110 000 komórek programowalnych 
    • 5140 bloków pamięci M10K
    • 6 FPGA PLL oraz 3 HPS PLLs
    • 2 kontrolery pamięci 
  • Pamięci  
    • 64 MB (32Mx16) pamięci SDRAM do dyspozycji FPGA
    • 1  GB (2x256MBx16) pamięci DDR3 SDRAM do dyspozycji HPS
    • Slot na karty pamięci microSD do dyspozycji HPS
  • Peryferia 
    • 2 porty USB Host ( do dyspozycji dla HPS)
    • Konwerter UART <> USB (złącze miniUSB)
    • Ethernet (10/100/1000)
    • Złącze PS/2
    • Nadajnik oraz odbiornik IR
    • Multipekser i2C
    • 5 przycisków monostabilnych (4 FPGA, 1 HPS)
    • 10 przełączników suwakowych (10 FPGA)
    • 11 diod LED (10 FPGA, 1 HPS)
    • 2 przeciski resetu dla HPS (HPS_RESET_n, HPS_WARM_RST_n)
    • 6 wyświetlaczy 7-segmentowych
  • Złącza 
    • Złącze HSMC 
    • Złącze 40-pinowe 
    • Złącze 10-pinowe (wejścia ADC)
    • Złącze LTC (SPI, I2C, GPIO)
  • Wyświetlacz dotykowy TFT 
    • Przekątna: 7 cali 
    • Rozdzielczość: 800 x 480 pikseli 
    • 16 milionów kolorów
    • Podświetlenie LED 
    • 5 punktowy dotyk (interfejs I2C)
    • Wsparcie dla gestów
  • Kamera
    • Rozdzielczość: 3264 x 2448 pikseli 
    • Światłoczułość: 940 mV/Lux
  • Czujniki 
    • Światła
    • IMU 9DOF (MPU9250) 
      • Akcelerometr 
      • Żyroskop
      • Magnetometr
  • Zasilanie: 12 V DC 
  • Wymiary: 157.56 x 227.9  mm

Opis elementów oraz złącz

W zestawie

  • Terasic VEEK-MT2S
  • Przewodnik użytkownika
  • Adapter dla karty microSD ( microSD> SD)
  • Karta microSD
  • Czytnik kart pamięci microSD
  • Pilot IR
  • Przewód miniUSB <> USB
  • Przewód  USB B <> USB A
  • Zasilacz (19 V)

terasic-veek-mt2s-developme

Powiązane produkty

Produkty z tej samej kategorii (16)

W ramach naszej witryny stosujemy pliki cookies w celu świadczenia Państwu usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Więcej szczegółów w naszej polityce prywatności.